AM/DSB/SSB(或 VSB)调制解调实验链路模块(中频/音频载波)

1. 模块描述:

面向“调幅信号处理/同步解调/滤波选择性”的题型,强调包络检波 vs 相干解调、载波恢复与带宽占用。

2. 原理:

基带(语音/数据)→ 乘法器实现 AM/DSB/SSB → 信道(加噪/衰落可模拟)→ 包络检波或同步解调 → 基带恢复。

3. 接口:

* BASEBANDIN/OUT(音频/低频) * CARRIERIN(本振/载波输入,正弦/方波) * I/Q(可选,用于相干解调)

4. 板上设置:

调制度电位器;载波泄漏调零;BPF/LPF 选择;同步解调的相位微调。

5. 电气指标:

调制度 m、载波抑制度(DSB-SC/SSB)、解调失真、带宽、抗干扰(SNR 门限)。

6. 使用说明:

先做 AM 包络检波跑通;再切换 DSB 同步解调;最后上 SSB(滤波/相移法)验证带宽优势。

7. 典型元器件:

AD633(乘法器)、MC1496(经典平衡调制)、NE602/SA612(混频/乘法)、74HC86/相移网络(简化 SSB)、运放滤波(OPA/LMV358 等)。

8. 关联赛题:

历年“调幅信号处理实验电路”等同类题目在题库中反复出现(调制/滤波/解调为核心)。