差别
这里会显示出您选择的修订版和当前版本之间的差别。
| 两侧同时换到之前的修订记录 前一修订版 后一修订版 | 前一修订版 | ||
|
mux_4_1 [2021/09/30 17:23] gongyu |
mux_4_1 [2021/09/30 17:26] (当前版本) gongyu |
||
|---|---|---|---|
| 行 6: | 行 6: | ||
| **2.1 功能框图** | **2.1 功能框图** | ||
| - | {{ mux41_block_diagram.png }} | + | {{ :mux41_block_diagram.png |}}<WRAP centeralign> 4:1多路复用器的功能框图 </WRAP> |
| **2.2 真值表** | **2.2 真值表** | ||
| - | {{drawio>turetable_mux41.png}} | + | {{drawio>turetable_mux41.png}} <WRAP centeralign> 4:1多路复用器的真值表 </WRAP> |
| 根据上面的真值表,我们可以写出输出表达式如下: | 根据上面的真值表,我们可以写出输出表达式如下: | ||
| Y = s0 s1 d0 + s0 s1 d1 + s0 s1 d2 + s0 s1 d3 | Y = s0 s1 d0 + s0 s1 d1 + s0 s1 d2 + s0 s1 d3 | ||
| 行 15: | 行 16: | ||
| 在这个电路中,每条数据输入线被连接成与门的输入,两条选择线被连接成与门的其他两个输入。此外,还有一个启用信号。所有与门的输出都连接到OR门的输入端,以产生输出Y。 | 在这个电路中,每条数据输入线被连接成与门的输入,两条选择线被连接成与门的其他两个输入。此外,还有一个启用信号。所有与门的输出都连接到OR门的输入端,以产生输出Y。 | ||
| **2.3 逻辑电路** | **2.3 逻辑电路** | ||
| - | {{ :logic-circuit-of-4-to-1-mux.jpeg |}} | + | {{ :logic-circuit-of-4-to-1-mux.jpeg |}} <WRAP centeralign> 4:1多路复用器的逻辑电路实现 </WRAP> |
| 2.4 器件 | 2.4 器件 | ||